== https://es.technikum-wien.at/openlab/openlab_wiki/wikis/home[Home] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci[<State of the Art Research (SOTA) (Oscilloscope)] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci_FPGA[FPGA/CPLD-based projects/products>]
== https://es.technikum-wien.at/openlab/openlab_wiki/wikis/home[Home] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci[<State of the Art Research (Oscilloscope)] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci_FPGA[FPGA/CPLD-based projects/products>]
= Micro-controller-based projects/products
...
...
@@ -209,4 +209,4 @@ This chapter is primarily based on the master thesis "Development of a low-cost
{empty} +
== https://es.technikum-wien.at/openlab/openlab_wiki/wikis/home[Home] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci[<State of the Art Research (SOTA) (Oscilloscope)] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci_FPGA[FPGA/CPLD-based projects/products>]
== https://es.technikum-wien.at/openlab/openlab_wiki/wikis/home[Home] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci[<State of the Art Research (Oscilloscope)] | https://es.technikum-wien.at/openlab/openlab_wiki/wikis/SOTA_osci_FPGA[FPGA/CPLD-based projects/products>]